• 电气与计算机工程教授
  • 研究生课程联合主任
  • 计算机科学与工程附属学院
江胡

教育背景

  • 博士,电气工程,明尼苏达大学- 2001年
  • 硕士,物理学- 1997年
  • 浙江大学光学工程学士- 1990

研究兴趣

    • 以前的研究方向:互连优化、时钟网络综合、容差设计、节能物理设计和可制造性设计
    • 目前研究方向:高效节能VLSI电路优化、片上通信结构、动态电源管理、自适应电路设计、物理设计与系统级设计之间的交互、大规模组合优化的启发式

奖励与荣誉

  • IEEE的
  • 2001年ACM/IEEE设计自动化会议最佳论文奖
  • 2003年获IBM发明成就奖
  • 2011年IEEE/ACM计算机辅助设计国际会议最佳论文奖
  • 曾担任DAC、ICCAD、ISPD、ISQED、ICCD、DATE、ISCAS、ASP-DAC和ISLPED的技术项目委员会委员
  • 2012年ACM物理设计国际研讨会主席。
  • 2006-2011年IEEE CAD汇刊副主编。

选定的出版物

  • 侯鸿辉,胡俊杰,s.s.萨帕特内卡尔,“NonHanan路由”,IEEE传输。计算机辅助设计,Vol. 18, No. 4, pp. 436-444, 1999年4月。
  • J. Hu和S. S. Sapatnekar,“高阶AWE模型下基于非hanan的VLSI互连优化算法”,IEEE Trans。
  • C. J. Alpert, G. Gandham, J. Hu, J. L. Neves, S. T. Quay和S. S. Sapatnekar,“缓冲,阻塞和海湾的斯坦纳树优化”,IEEE Trans。计算机辅助设计,Vol. 20, No. 4, pp. 556-562, 2001年4月。
  • J. Hu和S. S. Sapatnekar,“集成电路的多网全局路由研究”,集成:VLSI期刊,Vol. 31, No. 1, pp. 1-49, 2001年11月。(邀请报告)
  • C. J. Alpert, G. Gandham, M. Hrkic, J. Hu, A. B. Kahng, J. Lillis, B. Liu, S. T. Quay, S. S. Sapatnekar和A. J. Sullivan,“困难情况下的缓冲斯坦纳树”,IEEE Trans。计算机辅助设计,第21卷,第1期,第3-14页,2002年1月。
  • J. Hu和S. S. Sapatnekar,“通过逐步细化的性能驱动全局路由”,VLSI设计杂志,Vol. 15, No. 3, pp. 595- 604,2002。
  • J. Hu和S. S. Sapatnekar,“时间约束下的同步全局路由算法”,IEEE Trans。计算机辅助设计,Vol. 21, No. 9, pp. 1025-1036, 2002年9月。
  • 胡,C. J. Alpert, S. T. Quay和G. Gandham,“自适应阻塞避免缓冲插入”,IEEE Trans。计算机辅助设计,第22卷,第4期,第492-498页,2003年4月。
  • C. J. Alpert, J. Hu, S. S. Sapatnekar和P. G. Villarrubia,“早期缓冲器和电线资源分配的实用方法”,IEEE Trans。计算机辅助设计,Vol. 22, No. 5, pp. 573-583, 2003年5月。
  • C. J. Alpert, C. Chu, G. Gandham, M. Hrkic, J. Hu, C. Kashyap和S. T. Quay,“使用延迟惩罚估计技术的同步驱动程序大小和缓冲区插入”,IEEE Trans。计算机辅助设计,Vol. 23, No. 1, pp. 136-141, 2004年1月。